争高效之修Verlog HDL——菜鸟版

  工欲善其事、必先利其器!要想快之编制verilog没有一个吓的编辑器可生,所以我此推荐两悠悠特别好用的编辑器Notepad++和Gvim,这有限慢性编辑器由于其强大的长插件的力量,所以于代码工作者的热衷,那么对于FPGA新手而言,我清醒的去学较复杂的gvim编辑指令,那就是发生硌内容倒置了,所以对新家的话,编写的代码工程量还免是生酷之时光我往各位推荐Notepad++这款编辑器,这款编辑器的便 … 继续阅读争高效之修Verlog HDL——菜鸟版

根据FPGA的中值滤波算法实现

         在这同首开篇之前,我用缓解一个问题,上一致首我们实现了因FPGA的都值滤波算法的贯彻,最后的示力量图及发现发一些黑白色的点,我当是椒盐噪声,然后于召开根据FPGA的中值滤波算法的试行时,我意识黑白斑点并从未排,中值滤波本来是可以生好的滤掉椒盐噪声,所以说此并无是椒盐噪声,最后通过我仔细的自我批评,终于理解了问题的大街小巷。我所运用的Xilinx这款开发板的晶振为125Mhz,串口 … 继续阅读根据FPGA的中值滤波算法实现

IP核之初——FIFO添加以太网MAC头部

  本文设计思路源自明德扬至简设计法。在前面的几乎首博文被,由于设计比较简单,所有的效益还是故verilogHDL代码编写实现的。我们而学会站于巨人之肩上,这时候就该IP核登场了!   说白了,IP核就是别人做好了之硬件模块,提供整机的用户接口及验证文档,更复杂的还有示例工程,你如能够因此好这个IP核,设计已到位一半了。说起来容易,从长的英文文档和网上各个非标准教程被汲取所需要,并灵活运用还是用下 … 继续阅读IP核之初——FIFO添加以太网MAC头部

美学原理据悉FPGA的肤色识别算法实现

         大家好,给大家介绍一下,这是根据FPGA的肤色识别算法实现。          我们今天即篇稿子产生星星点点独内容千篇一律凡是促成冲FPGA的彩色图片转灰度实现,然后于这基础及落实基于FPGA的肤色检测算法实现。 以彩色图像转化为灰度的法子有有限种,一个是令RGB三独重的数值相等,输出后哪怕好获取灰度图像,另一样种是转发为YCbCr格式,将Y分量提取出来,YCbCr格式中的Y分量 … 继续阅读美学原理据悉FPGA的肤色识别算法实现

数码帧CRC32校验算法实现

  本文设计思想下明德扬至简设计法。由于自家项目用展开光纤数据传,为了保险通信质量要针对数据开展校验。在校验算法中,最简便易行不过成熟的非CRC校验莫属了。   得出一个勤之CRC校验码还是比较简单的: 选定一个CRC生成多宗式G(x); 拿发送数据左移K位,右侧补零(其中K为生成多项式最高次幂); 因此运动补零后底多寡对G(x)进行模2除法(其实就是是异或运算); 从而取得的余数即为该数额的CR … 继续阅读数码帧CRC32校验算法实现

关于AVALON总线动态地址指向同步

       在NIOS的采取受到,我们反复使用到由定义外设,然后经过AVALON交换架构和NIOSII进行通信。            AVALON总线,其实是一模一样种交换架构的磋商,在自定义外设挂在AVALON总线上常,一定要是小心地址指向共同。            AVALON总线要求于定义外设数据位富有得为8、16、32,这样要下各富有为32,那么就未待考虑针对共同了。 如果应用数据各 … 继续阅读关于AVALON总线动态地址指向同步